方寸山下提示您:看后求收藏(第1471章 多少沾点失望,1976步步生莲,方寸山下,御书屋),接着再看更方便。
请关闭浏览器的阅读/畅读/小说模式并且关闭广告屏蔽过滤功能,避免出现内容无法显示或者段落错乱。
(+1 = 正向磁化、-1 = 反向磁化、0 = 未磁化)
对使用了半导体元件,拥有更加强大的指令集,采用双堆栈架构的ceтyhь 70越发感兴趣。
于是,维特罗夫整理资料时,偶然间发现了ceтyhь 70存在备案缺失,立即派人去莫斯科国立大学调档补全……
曲卓通过维特罗夫的视野,仔细研究了所有资料。并在内陆最新通用型计算机1.5微米制程,十四万枚晶体管的同等框架下,模拟做了个平衡三进制设计。
花费了大量时间后,算是真正明白为什么后世那么多年,都没人搞三进制计算机了……
二进制设计只需要高低电平,三进制则需要定义三个电压阈值,电压控制复杂程度直接上了个台阶。
三进制信号摆幅更大,动态功耗是二进制的一点五到两倍。
那都只是小问题。
硬件上实现三进制,需要占用更多的晶体管。
二进制设计中,十四万枚晶体管有八万枚可以分配给逻辑单元,达到20mhz的主频。
而三进制设计,即便利用指令密度优势进行简化,依旧需要四万枚晶体管构筑控制逻辑。
还需要四万枚构筑的缓存单元。
可用于构筑逻辑单元的只剩下六万枚,主频将将达到15mhz。
因为需要处理三态信号,电压切换范围更大,延迟还高了差不多百分之二十。
也有好的一面,三进制编码效率更高。相同复杂度下,指令长度比二进制缩短了四分之一。采用精简流水线,Ipc(每周期指令数)比二进制要高一些。
综合算下来同样1.5微米制程,十四万枚晶体管。二进制20mhz乘1 Ipc等于 20 mIpS。三进制15mhz乘1.2 Ipc大概18 mIpS。
这只是理论值,三进制还有延迟高的问题,实际上是达不到的。
但是,处理对称信号和模糊逻辑算法时,三进制的优势十分明显,比二进制高出接近百分之三十。
另外,指令密度高,最终代码体积小,存储方面有很大的优势。
总结一下,暂时来看三进制这玩意,只有高精度数值模拟、矩阵运算加速和不确定性建模三个方面表现明显优于二进制。
所以,在AI时代降临之前,尽管有不少人和单位研究过三进制,但也仅仅是研究罢了,并没有实际落地……
浪费了一堆脑细胞和好几个小时,从植物人状态恢复过来的曲卓有点悻悻。
释放了下内存,从洗手间出来时揉了揉肚子……饿了,但没食欲。
主要是金枪鱼汉堡有点吃够了,又实在没有别的过得去东西。
算了,弄个电炉煮点挂面吧……
曲卓烧水煮面时,英特尔公司的总裁是安迪·格鲁夫的秘书自致电苹果公司,问到了史蒂夫的联系方式后,又致电距离苹果公司只有一个路口的tech Unicorn公司。
找到史蒂夫后,秘书将话筒交给安迪。
安迪与史蒂夫稍作寒暄后转入正题,拜托史蒂夫帮忙探一下东方曲的口风,因特尔是否可以买下东大IA32位处理器构架的永久授权。
如果可以,需要花费多少钱……
本章未完,点击下一页继续阅读。